VHDL——代码编写和基于SYNOPSYS工具的逻辑综合


请输入要查询的词条内容:

VHDL——代码编写和基于SYNOPSYS工具的逻辑综合


本书编写的60多个实用事例有助于读者学习如何编写超高速集成电路硬件描述语言(VHDL)源代码以及如何进行综合,并包括了许多测试平台仿真结果波形图。示例从简到繁,从简单的VHDL源代码编写起步,随着内容的展开逐步介绍更加复杂的、更为现实的设计。本书给出了综合结果及其改进措施,以帮助读者更为熟悉经验丰富的设计工程是如何去优化每一个综合出的设计对象。本书还专门用了一整章的篇幅介绍如何完整地设计一个流水式微控制器:从体系结构定义、指令级定义、微结构实现直至其VHDL源代码及其测试平台源代码的编写,以及综合优化等内容。



图书信息


作者:(美)李翁福 著,孙海平 译

ISBN:10位[7302160953]13位[9787302160953]

出版社:清华大学出版社

出版日期:2007-10-1

定价:¥48.00元

作者简介


WENGFOOKLEE是AMD公司杰出的首席设计工程师,曾荣获“深受爱戴的综合专家”荣誉称号。他具有大量的采用VHDL进行ASIC设计的经验,擅长于在综合电路时以性能极大化和面积使用量极小化为目标进行改进,也擅长于开发和实现新的综合、验证以及自动布局布线的设计方法。他曾深入地参与过PCI、ISA、LPC桥、芯片组、微控制器、RISC微处理器及最先进的高速低功耗闪烁存储器的设计与综合。

目录


插图目录

表格目录

示例目录

第1部分VHDL代码编写

第1章绪言

1.1传统设计方法--原理图输入

1.2硬件描述语言

1.3VHDL设计的结构

1.4VHDL设计内的元件实例化

1.5结构式、行为式与可综合VHDL设计

1.5.1结构式VHDL描述

1.5.2行为式VHDL描述

1.5.3RTL级代码

1.6在VHDL设计中使用库声明

第2章VHDL仿真与综合流程

第3章基本逻辑元件的可综合代码

3.1与逻辑

3.2或逻辑

3.3非逻辑

3.4与非逻辑

3.5或非逻辑

3.6三态缓冲器逻辑

3.7复杂逻辑门

3.8锁存器

3.8.1避免代码中出现锁存器

3.9触发器

3.10译码器

3.11编码器

3.12多路选择器

3.13优先级编码器

3.14存储器单元

3.15加法器

3.16元件推定

第4章信号与变量

4.1变量

4.2信号

4.3采用信号和变量的时机

4.4反馈信号的用法

第5章复杂示例的可综合代码

5.1移位器

5.2计数器

5.3存储器模块

5.4汽车行驶控制器

第6章设计可综合的流水式微控制器

6.1定义指令集

6.2定义体系结构

6.3定义流水线

6.4定义流水式微控制器的微结构

6.4.1预译码功能块

6.4.2译码功能块

6.4.3寄存器堆功能块

6.4.4执行功能块

6.4.5整个微控制器芯片

第2部分基于SYNOPSYS工具的逻辑综合

第7章设计中的时序因素

第8章基于时序约束的VHDL综合

第9章实例化GTECH库单元

第10章DesignWare库

第11章综合中的可测试性问题

第12章FPGA综合

第13章综合与版图工序之间的联系

第14章实现有效综合应遵循的设计指导原则

附录ASTD_LOGIC_1164库

附录B移位器综合结果

附录C计数器综合结果

附录D流水式微控制器综合结果

附录E第6章微控制器示例综合出的EDIF文件

附录F第6章微控制器示例综合出的SDF文件

词汇表

参考文献